Anar a: Buscar
FIB > Els estudis > Pla 91 > Pàgines de les assignatures > Departament AC > SAC Castellano | English
AAD
AC
ASO
ASSO
AV
CASO
CBXC
DAC
DSO
DVLSI
EC1
EC2
EISO
IC
ISO
MP
SAC
SC
SO
SPD
STD
XC



Síntesi Automàtica de Circuits (SAC)




Professors Responsables: ROSA MARIA BADIA SALA  (rosabac.upc.edu)
Crèdits: 6.0 (4.5 T 0.75 P 0.75 L)

Departament: AC

Tipus d'assignatura

Optativa per la EI

Requisits de l'assignatura

DVLSI - Pre-correquisit per la EI


Objectius docents

Els objectius de l'assignatura són els següents:
* Que l' estudiant conegui les eines de síntesi i verificació de circuits
   als diferents nivells de les fases de disseny.
* Que l'estudiant conegui els algoritmes de síntesi automàtica a nivell
  físic, lògic, i alt nivell.
* Que l'estudiant sigui capac de descriure un circuit de mitjana complexitat
   en el llenguatge de descripció de hardware VHDL.
* Que l'estudiant sigui capac de dissenyar un sistema VLSI de gran complexitat.

Programa

1. Introducció. Fases de disseny d'un circuit. (Durada: 2h T)
Especificació, síntesi, verificació.

Nivell funcional, lògic, físic.

2. Sintesi de Layout (Durada: 14h T + 2h P)
Particionat.

Placement.

Routing.

Compactacio.

3. Tipus de descripcions d'un circuit. Llenguatges (Durada: 4 h T + 1 h P)
Descripcions de comportament, estructurals i físiques.

Llenguatges de descripció de hardware.

VHDL.

4. Síntesi d'alt nivell (Durada: 7h T + 1hP)
Fases en la síntesi d'alt nivell.

Scheduling.

Allocation.

5. Sintesi logica (Durada: 11h T + 2h P)
Sintesi a dos nivells.

Sintesi multinivell.

Avaluació

La nota final del curs (NF) s'obtindrà a partir de:
  La nota d'un examen dels temes 1,2 i 3 (E1)
  La nota d'un examen final (F)
  La nota de la pràctica (L).
  Les notes de problemes podran modificar, segons criteri del professor,
les notes E1 i F.
      NF= max (0.3 E1 + 0.5 F, 0.8 F)  + 0.2L

Bibliografia

Bibliografia bàsica

- DE MICHELI, G. Synthesis and Optimization of Digital Circuits McGraw-Hill, 1994
- SHERWANI, N Algorithms for VLSI Physical Desing Automation Kluwer Academic Publishers, 1993
- LIPSETT, R.; SCHAEFER, C.F. & USSERY, C VHDL, HardwareDescription and Design Kluwer Academic Publishers, 1990
- GAJSKI, D; DUTT, N; WU, A. & LIN, S High-Level Synthesis: Introduction to chip and System Design Kluwer Academic Publishers, 1992

Bibliografia complementària

- CORTADELLA, J, BADIA, R.M. Apunts de l'assignatura SAC (transparències) ,

Informació complementària

L'assignatura SAC s'obre un quadrimestre de cada dos. El proper quadrimestre de tardor del curs
1999/2000 s'oferirà aquesta assignatura.
LABORATORI
Durant el curs es realitzaran dues pràctiques. Una d'elles
consistirà en la especificació, descripció, i
síntesi d'un circuit. L'altra consistirà en dissenyar una eina de
síntesi de circuits. Una part significativa d'aquestes pràctiques
es realitzarà a les classes de laboratori.


versió per imprimir